单芯片超多核,又少了一个技术壁垒。

06-13 06:13

电子爱好者网报道(文章 / 在今天的数据中心中,周凯扬 Arm Neoverse 各种服务器芯片抢占了不少份额,比如, AWS 的 Graviton 等。该服务器芯片以极高的性能和极低的功耗,为云服务制造商提供了完美的性价比方案。但能被视为英雄的,不仅仅是背后的。 Neoverse 核心 IP,也有数十个处理器的核心连接在一起。 NoC IP。


高档处理器芯片必备 NoC IP


在如今的 SoC 为什么在设计中需要? NoC 这一互联 IP。首先对于非 x86 就架构而言,在相同规格的芯片中可能很难实现相似的多核性能,所以更多的核心数字是弯道超车的机会,这意味着每个人都可以看到。 Arm 第一批进入服务器阵营的商品都围绕着几十个商品。 Arm 建立了核心。


早在 Arm 早期的 CoreLink CCN-512 这个计划已经得到了支持, 48 在保证缓存一致性的同时,核芯片。而如今的 CoreLink CMN-700 更加得到了支持 12x12 的 mesh 网络和最高 128 个 CPU 簇。这样的 NoC IP 计划,也成了 Arm Neoverse 结构实现超多核配置的关键部件。


但 Arm 的 CoreLink 这个计划仅限于 Arm 在核心上,若要使用其他结构或异构的多核方案,则必须寻找其他选择。但是现在商业化比较成功。 NoC IP 中,除了 Arm 的 CoreLink CMN 除了系列之外,就是非 Arteris 莫属了。它的顾客包括主要的汽车芯片和 AI 参与芯片,包括海思、大疆、寒武纪、Mobileye 等等。Arteris 的 NoC 分为缓存一致和非缓存一致。 NoC IP,分别是 Ncore 和 Flex 系列。


在 Flex 在系列中,针对不同大小。 SoC 设计,Arteris 推出了 FlexWay 入门级 NoC IP,适用于小到中型 SoC 设计,主要面向高成本、低功耗的设计。 IoT 边缘设备,但同时也需要 FlexWay 提供高带宽。而针对大型 SoC 设计,Arteris 的 FlexNoC 提供更大的 Mesh 生成选项(5x5)。


但对于汽车、机器视觉、高性能计算等场景,每个控制部件都需要在共享内存上同步,同时需要处理多个一致性协议的兼容性问题,比如 CHI-E 和 CHI-B 等。因此 Arteris 推出了 Ncore 这种缓存一致性 NoC IP,通过提高Cpu次数和更低的延迟,支持创建多核。 SoC。例如 Mobileye、Tenstorrent 和 NXP 等,都是 Arteris Ncore IP 授权客户。


但是,即使是对的 Arteris 的 Ncore NoC IP 而且,也没有做到这一点。 Arm CoreLink CMN 同样实现数百个核心互联,尽管在最新的 Ncore 3.6 中间最大支持到 16 个 CPU 簇,但是市场上似乎没有具体的落地商品。


开源 NoC IP


今年 5 月 21 当天,北京开芯院发布了世界上第一个开源。 NoC IP,温榆河。据悉,温榆河的研发是从 2022 年开始了,并得到了许多企业的支持。与此同时,第二代 NoC IP R&D工作也开始了,后续产品将是“香山” RISC-V 为核心提供更紧密的适应和优化,更好地支持 AI 加速器的互联和扩展。


温榆河不仅实现了世界上第一个开源。 NoC IP,更加正确地完成了 64 核互联网的开发和验证。中国科学院计算技术研究所副所长包云岗也表示 FPGA “温榆河”在平台上实现 16 个 RISC-V 核互联,载入 Linux 并且运行多个程序。


写在最后


温榆河的发布不仅是开源芯片设计的壮举,也是为了打造更多的基础。 RISC-V 服务器芯片的结构提供信心。如今市场上叫名字的名字 RISC-V 服务芯片可谓屈指可数,但基于服务器芯片。 Arm 结构化的服务器芯片却如雨后春笋般涌现,而且设计师都是云服务商巨头。温榆河发布后,不仅受益于开源核心,而且受益于许多商业。 IP 未来厂商,超多核 RISC-V 另一个设计堡垒缺少了服务器芯片。


阅读更多热门文章


加关注 星标我们


把我们设为星标,不要错过每一次更新!


喜欢就奖励一个“在看”!


本文仅代表作者观点,版权归原创者所有,如需转载请在文中注明来源及作者名字。

免责声明:本文系转载编辑文章,仅作分享之用。如分享内容、图片侵犯到您的版权或非授权发布,请及时与我们联系进行审核处理或删除,您可以发送材料至邮箱:service@tojoy.com